存储接口之所以要从并行转向串行,还在于现有的接口面对功能瓶颈、信号歪曲和传输率缺乏等问题。特别是ATA接口自身的电气特性,使其遭到的运用约束更显着。别的,线缆复杂度和可服务性方面的问题也在驱意向串行的改变,如转向串行后能支撑热插拔。
其实,并行转串行的本源在于深藏在数据背面的时钟(clock)。数据(DATA)和时钟(CLOCK)信息是经过8B/10B的编码标准结合在一起的。接口串行化,能够在添加数据传输速率的一起,消除信号歪曲问题。如SATA最开端的数据传输速率就高达1.5 Gb/s,即与设备衔接的最高速率为150 MB/s。现在,SATA-II已达到了3 Gb/s的速率。SAS答应双向传输,速率为3 Gb/s,若运用双端口便是6 Gb/s。